公司宣傳圖片

產(chǎn)品分類

FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)
[規(guī)格型號(hào)]: DB-E806
[產(chǎn)品名稱]: FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)
[價(jià)  格]: 詢價(jià)
[產(chǎn)品參數(shù)]: 請(qǐng)聯(lián)系客服
[在線客服]: QQ在線 QQ在線
[微  信]: 13817525788
產(chǎn)品介紹:

一、系統(tǒng)概述:
FPGA實(shí)驗(yàn)箱是適合新工科專業(yè)進(jìn)行EDA課程教學(xué)實(shí)驗(yàn)以及課程設(shè)計(jì)的必備工具。系統(tǒng)由CPU核心子板、平臺(tái)模塊母板、擴(kuò)展接口子板等幾部分組成。實(shí)驗(yàn)內(nèi)容豐富生動(dòng)形象,能夠大大的激發(fā)學(xué)生的興趣,使學(xué)生老師在教學(xué)的過程中能夠寓教于樂,同時(shí)在學(xué)習(xí)EDA的同時(shí)可以加強(qiáng)對(duì)控制、通信、單片機(jī)等課程進(jìn)行加深,讓學(xué)生學(xué)有所得。

二、結(jié)構(gòu)特點(diǎn):
CPU核心子板主芯片采用用ALTERA CycloneIV系列中的EP4CE6用戶可更換其它核心子板;
模塊化設(shè)計(jì),每個(gè)模塊相對(duì)獨(dú)立,做實(shí)驗(yàn)時(shí)將模塊與核心板連接起來即可;
CPU核心子板板載USB-BLASTER下載調(diào)試器,只需一根USB連接線即可完成程序的加載、調(diào)試與固化,同時(shí)方便實(shí)驗(yàn)室管理;
CPU核心子板自帶SDRAM與FLASH,可用于NIOSII、IP CORE設(shè)計(jì)驗(yàn)計(jì);
豐富的實(shí)驗(yàn)?zāi)K,在數(shù)字電路的基礎(chǔ)上增加了控制類、接口類、通信類的實(shí)驗(yàn)?zāi)K;
二個(gè)時(shí)鐘源,四路輸出,每路相對(duì)獨(dú)立, 24MHZ—1HZ的頻率能滿足用戶要求;
核心板FPGA芯片I/O管腳完全開放,用戶可以任意定義;
豐富的樣板實(shí)驗(yàn)程序,在常規(guī)的EDA實(shí)驗(yàn)基礎(chǔ)上增加了交通燈、電梯、步進(jìn)電機(jī)、直流電機(jī)、PS2、VGA、音樂、鍵盤等實(shí)驗(yàn),實(shí)驗(yàn)內(nèi)容形象生動(dòng);
QUARTUS11.0開發(fā)軟件,支持多種語言輸入,自帶LICENSE;
詳細(xì)的操作手冊(cè),含軟、硬件的使用說明,各模塊的功能說明。

核心板規(guī)格說明:
FPGA核心板主芯片采用ALTERA CycloneII系列中的EP4CE6E22C8N
FPGA內(nèi)門電路高達(dá)12萬門,內(nèi)部使用RAM作電路結(jié)構(gòu),速度高達(dá)幾百M(fèi)HZ,且可任意規(guī)劃更改電路,是一個(gè)可隨心所欲的設(shè)計(jì)芯片。
板載USB-Blaster下載調(diào)試器,用戶只需一根USB連接線即可完成程序的加載、固化、調(diào)試。
8M-Byte SDRAM
4M-Bits EPCS4
50M系統(tǒng)時(shí)鐘
JTAG編程調(diào)試接口
7個(gè)HR-EXT標(biāo)準(zhǔn)擴(kuò)展接口
四路時(shí)鐘輸入接口
1個(gè)復(fù)位按鍵
5V/DC電源輸入接口

平臺(tái)母板規(guī)格說明:
8位撥動(dòng)開關(guān)輸入模塊
8位按鍵開關(guān)輸入模塊
4*4矩陣鍵盤輸入模塊
8位LED顯示模塊
8位動(dòng)態(tài)掃描的數(shù)碼管顯示模塊
16*16點(diǎn)陣顯示模塊
1602字符液晶顯示模塊
12864圖形點(diǎn)陣LCD顯示模塊
高速8位并行AD轉(zhuǎn)換模塊
2路高速8位并行DA轉(zhuǎn)換模塊
頻率、幅度均可調(diào)的正弦波、三角波、方波模擬量輸出模塊
蜂鳴器、喇叭輸入接口模塊
1個(gè)四向模擬交通燈控制模塊
1個(gè)四相步進(jìn)電機(jī)控制模塊
1個(gè)速度可控、可測(cè)直流電機(jī)模塊
1個(gè)VGA接口
2個(gè)UART串行通信接口
2個(gè)PS2鼠標(biāo)、鍵接接口模塊
三、實(shí)驗(yàn)項(xiàng)目:
EDA設(shè)計(jì)示例                            

基于QUARTUSII圖形輸入電路的設(shè)計(jì)
基于VHDL格雷碼編碼器的設(shè)計(jì)
含異步清零和同步使能的加法計(jì)數(shù)器
八位七段數(shù)碼管動(dòng)態(tài)顯示電路的設(shè)計(jì)
數(shù)控分頻器的設(shè)計(jì)
圖形和VHDL混合輸入的電路設(shè)計(jì)
基本觸發(fā)器的設(shè)計(jì)
可控脈沖發(fā)生器的設(shè)計(jì)
基于VHDL的搶答器的設(shè)計(jì)
基于VHDL的表決器的設(shè)計(jì)
正負(fù)脈寬調(diào)制信號(hào)發(fā)生器設(shè)計(jì)
矩陣鍵盤接口電路的設(shè)計(jì)
AUDIO電子音樂實(shí)驗(yàn)
直流電機(jī)的測(cè)速實(shí)驗(yàn)
步進(jìn)電機(jī)驅(qū)動(dòng)控制
交通燈控制電路實(shí)驗(yàn)
PS2接口鍵盤顯示實(shí)驗(yàn)
VGA彩條信號(hào)發(fā)生器的設(shè)計(jì)
數(shù)字頻率計(jì)的設(shè)計(jì)
多功能數(shù)字鐘的設(shè)計(jì)
電梯控制的設(shè)計(jì)
AD/DA轉(zhuǎn)換實(shí)驗(yàn)
NIOSII IP CORE設(shè)計(jì)示例
最小NUISII系統(tǒng)設(shè)計(jì)
設(shè)計(jì)一個(gè)帶SDRAM和FLASH的NIOSII系統(tǒng)
FLASH讀寫操作-流水燈的設(shè)計(jì)
……
四、配套軟件
根據(jù)不同用戶要求可配套不同版本的軟件,隨機(jī)配套的軟件功能齊全,支持Verilog/VHDL硬件描述語言等多種設(shè)計(jì)輸入。軟件可運(yùn)行在及Windows XP/WIN7/WIN8/WIN10操作系統(tǒng)下。 
五、產(chǎn)品信息

設(shè)備名稱 FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)
型    號(hào) DB-E806
主 芯 片 EP4CE6
工作電壓 ~220v±10%,50Hz±1Hz
尺寸(mm) 410 x 260 x 80
重  量(kg) <4
附件清單 1 串口線  × 1 2 USB連接線 × 1
3 Quartus、程序光盤× 2 4 實(shí)驗(yàn)指導(dǎo)書× 1
5 實(shí)驗(yàn)連接排線×8    
 

友情提示:

1、貨品驗(yàn)收:閣下收貨時(shí)請(qǐng)檢查FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)的貨品外觀,核實(shí)FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)的數(shù)量及配件,拒收處于受損狀態(tài)的FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái);

2、質(zhì)保:頂邦將為閣下提供FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)產(chǎn)品說明書內(nèi)的質(zhì)保條件和質(zhì)保期,在質(zhì)保范圍內(nèi)提供對(duì)FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)的免費(fèi)維修,超出條件承諾時(shí)提供對(duì)FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)的有償維修;

3、退換貨:閣下單方面原因?qū)е碌腇PGA教學(xué)開發(fā)創(chuàng)新平臺(tái)選型錯(cuò)誤或FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)購買數(shù)量錯(cuò)誤,造成FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)的退換貨要求,將不被接受;

4、貨期:FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)的發(fā)貨期為參考值,如您需要了解FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)的精確貨期,請(qǐng)與頂邦的銷售人員聯(lián)系;

5、如閣下對(duì)FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)有任何疑問,請(qǐng)致電:021-36334717 ,我們將由專業(yè)人士為您提供有關(guān)FPGA教學(xué)開發(fā)創(chuàng)新平臺(tái)的咨詢。


找不到想找的產(chǎn)品?請(qǐng)點(diǎn)擊產(chǎn)品導(dǎo)航頁

產(chǎn)品列表頁
返回頂部